詳細介紹
ATOS放大器E-ME-AC-01F/I/2提供報關單
ATOS放大器鎖相放大器實際上是一個模擬的傅立葉變換器,鎖相放大器的輸出是一個直流電壓,正比于是輸入信號中某一特定頻率(參數(shù)輸入頻率)的信號幅值。而輸入信號中的其他頻率成分將不能對輸出電壓構成任何貢獻。兩個正弦信號,頻率都為1Hz,有90度相位差,用乘法器相乘得到的結果是一個有直流偏量的正弦信號。如果是一個1Hz和一個1.1Hz的信號相乘,用乘法器相乘得到的結果是輪廓為正弦的調(diào)制信號,直流偏量為0.只有與參考信號頻率**的信號才能在乘法器輸出端得到直流偏量,其他信號在輸出端都是交流信號。如果在乘法器的輸出端加一個低通濾波器,那么所有的交流信號分量全部被濾掉,剩下的直流分量就只是正比于輸入信號中的特定頻率的信號分量的幅值。
隨著日益增加的數(shù)據(jù)轉換率, 高速的模數(shù)轉換器需求越來越廣泛, 而高速模數(shù)轉換器需要高增益和高單位增益帶寬運放來滿足系統(tǒng)精度和快速建立的需要。速度和精度是模擬電路兩個最重要的性能指標,然而,這兩者的要求是互相制約、互為矛盾的。所以同時滿足這兩方面的要求是困難的。折疊共源共柵技術可以較成功地解決這一難題, 這種結構的運放具有較高的開環(huán)增益及很高的單位增益帶寬。全差分運放的缺點是它外部反饋環(huán)的共模環(huán)路增益很小, 輸出共模電平不能確定,因此,一般情況下需加共模反饋電路。
運放結構的選擇
運算放大器的結構重要有三種:(a) 簡單兩級運放,(b)折疊共源共柵,(c)共源共柵,如圖1 的前級所示。本次設計的運算放大器的設計指標要求差分輸出幅度為±4V, 即輸出端的所有NMOS 管的VDSAT,N 之和小于0.5V,輸出端的所有PMOS 管的VDSAT,P 之和也必須小于0.5V。
主運放結構
該運算放大器存在兩級:(1)Cascode 級增大直流增益(M1-M8);(2)、共源放大器(M9-M12)。
ATOS放大器E-ME-AC-01F/I/2提供報關單